找货询价

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

QQ咨询

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

技术支持

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

售后咨询

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

WV3HG2128M72AER403D6MG

型号:

WV3HG2128M72AER403D6MG

品牌:

MICROSEMI[ Microsemi ]

页数:

12 页

PDF大小:

259 K

WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED*  
2GB – 2x128Mx72 DDR2 SDRAM REGISTERED, ECC, w/PLL  
FEATURES  
DESCRIPTION  
„
„
„
240-pin, dual in-line memory module  
The WV3HG2128M72AER is a 128Mx72 Double Data  
Rate DDR2 SDRAM high density module. This memory  
module consists of thirty six 128Mx4 bit with 4 banks DDR  
Synchronous DRAMs in FBGA packages, mounted on  
240-pin DIMM FR4 substrate.  
Fast data transfer rates: PC2-4300 and PC2-3200  
Utilizes 533 and 400 Mb/s DDR2 SDRAM  
components  
„
„
„
„
„
„
„
V
CC = VCCQ = 1.8V± 0.1V  
CCSPD = 1.7V to 3.6V  
V
* This product is under development, is not qualied or characterized and is subject to  
change or cancellation without notice.  
JEDEC standard 1.8V I/O (SSTL_18-compatible)  
Differential data strobe (DQS, DQS#) option  
Four-bit prefetch architecture  
NOTE: Consult factory for availability of:  
• Vendor source control options  
• Industrial temperature options  
DLL to align DQ and DQS transitions with CK  
Multiple internal device banks for concurrent  
operation  
„
„
„
„
„
„
„
„
„
„
„
Supports duplicate output strobe (RDQS/RDQS#)  
Programmable CAS# latency (CL): 3, and 4  
Adjustable data-output drive strength  
On-die termination (ODT)  
Serial Presence Detect (SPD) with EEPROM  
64ms: 8,192 cycle refresh  
Gold edge contacts  
Product is lead-free  
RoHS compliant  
Dual Rank  
Package option  
• 240 Pin DIMM  
• PCB – 29.97mm (1.18") Max  
OPERATING FREQUENCIES  
PC2-3200  
200MHz  
3-3-3  
PC2-4200  
266MHz  
4-4-4  
Clock Speed  
CL-tRCD-tRP  
* Consult factory for availability  
November 2006  
Rev. 1  
1
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
PIN ASSIGNMENT – 240 PIN DIMM  
PIN NAMES  
PIN  
1
SYMBOL  
VREF  
VSS  
PIN  
SYMBOL  
PIN  
121  
122  
123  
124  
125  
126  
127  
128  
129  
130  
131  
132  
133  
134  
135  
136  
137  
138  
139  
140  
141  
142  
143  
144  
145  
146  
147  
148  
149  
150  
151  
152  
153  
154  
155  
156  
157  
158  
159  
160  
161  
162  
163  
164  
165  
166  
167  
168  
169  
170  
171  
172  
173  
174  
175  
176  
177  
178  
179  
180  
SYMBOL  
PIN  
181  
182  
183  
184  
185  
186  
187  
188  
189  
190  
191  
192  
193  
194  
195  
196  
197  
198  
199  
200  
201  
202  
203  
204  
205  
206  
207  
208  
209  
210  
211  
212  
213  
214  
215  
216  
217  
218  
219  
220  
221  
222  
223  
224  
225  
226  
227  
228  
229  
230  
231  
232  
233  
234  
235  
236  
237  
238  
239  
240  
SYMBOL  
VCCQ  
A3  
Symbol  
Descriptions  
Address inputs  
Bank Address Input  
Data Input/Output  
Check Bits  
61  
A4  
VSS  
A0-A13  
BA0, BA1  
DQ0-DQ63  
CB0-CB7  
DQS0-DQS17,  
DQS0#-DQS17#  
CK0, CK0#  
CKE0  
2
62  
VCCQ  
A2  
DQ4  
DQ5  
VSS  
3
DQ0  
DQ1  
VSS  
63  
A1  
4
64  
VCC  
VCC  
5
65  
VSS  
DQS9  
DQS9#  
VSS  
CK0  
Data Strobe  
6
DQS0#  
DQS0  
VSS  
66  
VSS  
CK0#  
VCC  
7
67  
VCC  
Clock  
Clock Enable  
Chip Select  
Command Inputs  
Power Supply 1.8V  
DQ Supply  
8
68  
NC  
DQ6  
DQ7  
VSS  
A0  
9
DQ2  
DQ3  
VSS  
69  
VCC  
VCC  
S0#  
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
21  
22  
23  
24  
25  
26  
27  
28  
29  
30  
31  
32  
33  
34  
35  
36  
37  
38  
39  
40  
41  
42  
43  
44  
45  
46  
47  
48  
49  
50  
51  
52  
53  
54  
55  
56  
57  
58  
59  
60  
70  
A10/AP  
BA0  
BA1  
RAS#,CAS#,WE#  
VCC  
VCCQ  
VSS  
VREF  
VCCSPD  
SDA  
SCL  
SA0-SA2  
NC  
71  
DQ12  
DQ13  
VSS  
VCCQ  
RAS#  
CS0#  
VCCQ  
ODT0  
A13  
DQ8  
DQ9  
VSS  
72  
VCCQ  
WE#  
CAS#  
VCCQ  
NC  
73  
74  
DQS10  
DQS10#  
VSS  
Ground  
DQS1#  
DQS1  
VSS  
75  
SSTL_18 reference voltage  
Serial EEPROM  
Serial Presence-Detect  
Serial Clock  
Presence-Detect  
No Connect  
Reserved for future use  
On-Die_Termination  
Reset  
76  
77  
NC  
RFU  
RFU  
VSS  
VCC  
RESET#  
NC  
78  
VCCQ  
VSS  
VSS  
79  
DQ36  
DQ37  
VSS  
VSS  
80  
DQ32  
DQ33  
VSS  
DQ14  
DQ15  
VSS  
DQ10  
DQ11  
VSS  
81  
RFU  
ODT0  
RESET#  
82  
DQS13  
DQS13#  
VSS  
83  
DQS4#  
DQS4  
VSS  
DQ20  
DQ21  
VSS  
DQ16  
DQ17  
VSS  
84  
85  
DQ38  
DQ39  
VSS  
86  
DQ34  
DQ35  
VSS  
DQS11  
DQS11#  
VSS  
DQS2#  
DQS2  
VSS  
87  
88  
DQ44  
DQ45  
VSS  
89  
DQ40  
DQ41  
VSS  
DQ22  
DQ23  
VSS  
DQ18  
DQ19  
VSS  
90  
91  
DQS14  
DQS14#  
VSS  
92  
DQS5#  
DQS5  
VSS  
DQ28  
DQ29  
VSS  
DQ24  
DQ25  
VSS  
93  
94  
DQ46  
DQ47  
VSS  
95  
DQ42  
DQ43  
VSS  
DQS12  
DQS12#  
VSS  
DQS3#  
DQS3  
VSS  
96  
97  
DQ52  
DQ53  
VSS  
98  
DQ48  
DQ49  
VSS  
DQ30  
DQ31  
VSS  
DQ26  
DQ27  
VSS  
99  
100  
101  
102  
103  
104  
105  
106  
107  
108  
109  
110  
111  
112  
113  
114  
115  
116  
117  
118  
119  
120  
RFU  
SA2  
CB4  
RFU  
CB0  
NC  
CB5  
VSS  
CB1  
VSS  
VSS  
DQS15  
DQS15#  
VSS  
VSS  
DQS6#  
DQS6  
VSS  
DQS17  
DQS17#  
VSS  
DQS8#  
DQS8  
VSS  
DQ54  
DQ55  
VSS  
DQ50  
DQ51  
VSS  
CB6  
CB2  
CB7  
CB3  
VSS  
DQ60  
DQ61  
VSS  
VSS  
DQ56  
DQ57  
VSS  
VCCQ  
NC  
VCCQ  
CKE0  
VCC  
VCC  
DQS16  
DQS16#  
VSS  
DQS7#  
DQS7  
VSS  
NC  
NC/BA2  
NC  
NC  
VCCQ  
A12  
DQ62  
DQ63  
VSS  
VCCQ  
A11  
DQ58  
DQ59  
VSS  
A9  
A7  
VCC  
VCCSPD  
SA0  
VCC  
SDA  
SCL  
A8  
A5  
A6  
SA1  
November 2006  
Rev. 1  
2
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
FUNCTIONAL BLOCK DIAGRAM  
V
SS  
RS0#  
RS1#  
DQS9  
DQS9#  
DQS0  
DQS0#  
DMCS# DQS DQS#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ0  
DQ1  
DQ2  
DQ3  
DQ4  
DQ5  
DQ6  
DQ7  
DQ  
DQ  
DQ  
DQ  
DQS10  
DQS10#  
DQS1  
DQS1#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ8  
DQ9  
DQ10  
DQ11  
DQ12  
DQ13  
DQ14  
DQ15  
DQ  
DQ  
DQ  
DQ  
DQS11  
DQS11#  
DQS2  
DQS2#  
DM CS# DQS DQS#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ20  
DQ21  
DQ22  
DQ23  
DQ16  
DQ17  
DQ18  
DQ19  
DQ  
DQ  
DQ  
DQ  
DQS12  
DQS12#  
DQS3  
DQS3#  
DM CS# DQS DQS#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ24  
DQ25  
DQ26  
DQ27  
DQ28  
DQ29  
DQ30  
DQ31  
DQ  
DQ  
DQ  
DQ  
DQS13  
DQS13#  
DQS4  
DQS4#  
DMCS# DQS DQS#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
CB0  
CB1  
CB2  
CB3  
CB4  
CB5  
CB6  
CB7  
DQ  
DQ  
DQ  
DQ  
DQS14  
DQS14#  
DQS5  
DQS5#  
DMCS# DQS DQS#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ32  
DQ33  
DQ34  
DQ35  
DQ36  
DQ37  
DQ38  
DQ39  
DQ  
DQ  
DQ  
DQ  
DQS15  
DQS15#  
DQS6  
DQS6#  
DMCS# DQS DQS#  
DMCS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ40  
DQ41  
DQ42  
DQ43  
DQ44  
DQ45  
DQ46  
DQ47  
DQ  
DQ  
DQ  
DQ  
DQS16  
DQS16#  
DQS7  
DQS7#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ48  
DQ49  
DQ50  
DQ51  
DQ52  
DQ53  
DQ54  
DQ55  
DQ  
DQ  
DQ  
DQ  
DQS17  
DQS17#  
DQS8  
DQS8#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DM CS# DQS DQS#  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ  
DQ56  
DQ57  
DQ58  
DQ59  
DQ60  
DQ61  
DQ62  
DQ63  
DQ  
DQ  
DQ  
DQ  
VCCSPD  
VCC  
Serial PD/EEPROM  
DDR2 SDRAMS  
CS0#  
CS1#  
BA0-BA1  
RCS0# CS#: DDR2 SDRAMs  
RCS1# CS#: DDR2 SDRAMs  
RBA0-RBA1# BA0-BA1: DDR2 SDRAMs  
RA0-RA13# A0-A13: DDR2 SDRAMs  
RRAS# RAS#: DDR2 SDRAMs  
RCAS# CAS#: DDR2 SDRAMs  
RWE# WE#: DDR2 SDRAMs  
RCKE0 CKE: DDR2 SDRAMs  
RCKE1CKE: DDR2 SDRAMs  
RODT0 ODT0: DDR2 SDRAMs  
RODT1DDR2 SDRAMs  
Serial PD  
WP A0 A1 A2  
SCL  
SDA  
VCCQ  
VREF  
VSS  
R
E
G
I
S
T
E
R
S
DDR2 SDRAMS  
DDR2 SDRAMS  
DDR2 SDRAMS  
SA0 SA1 SA2  
A0-A13  
RAS#  
CAS#  
WE#  
CKE0  
CKE1  
ODT0  
ODT1  
RESET#  
CK0  
CK0#  
RESET#  
PCK0-PCK6, PCK8,PCK9  
CK : DDR2 SDRAMs  
PLL  
PCK0#-PCK6#, PCK8#, PCK9#  
CK : DDR2 SDRAMs  
PCK7  
PCK7  
CK : Register  
CK# : Register  
PCK7  
OE  
PCK7#  
NOTE: 1. All resistor values are 22 ohm unless otherwise specied.  
November 2006  
Rev. 1  
3
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
RECOMMENDED DC OPERATING CONDITIONS  
All voltages referenced to VSS  
Parameter  
Symbol  
VCC  
Min  
1.7  
Typical  
Max  
1.9  
Units  
V
Notes  
Supply Voltage  
1.8  
1.8  
1
4
4
2
3
V
CCL Supply Voltage  
VCCL  
VCCQ  
VREF  
VTT  
1.7  
1.9  
V
I/O Supply Voltage  
1.7  
1.8  
1.9  
V
I/O Reference Voltage  
0.49 x VCCQ  
VREF - 0.04  
0.50 x VCCQ  
VREF  
0.51 X VCCQ  
VREF + 0.04  
V
I/O Termination Voltage (system)  
mV  
NOTE:  
1.  
2.  
V
V
CC and VCCQ must track each other. VCCQ must be less than or equal to VCC  
REF is expected to equal VCCQ/2 of the transmitting device and to track variations in the DC level of the same. Peak-to-  
.
peak noise (non-common mode) on VREF may not exceed ±1percent of the DC value. Peak-to-peak AC noise on VREF may  
not exceed ±2 percent of VREF (DC). This measurement is to be taken at the nearest VREF bypass capacitor.  
3.  
4.  
V
TT is not applied directly to the device. VTT is a system supply for signal termination resistors, is expected to be set equal  
to VREF and must track variations in the DC level of VREF  
CCQ tracks with VCC; VCCL tracks with VCC  
.
V
.
DC CHARACTERISTICS  
Symbol Parameter  
Min  
-1.0  
-0.5  
-0.5  
-0.5  
-55  
-5  
Max  
Units  
V
VCC  
VCCQ  
VCCL  
VCC Supply Voltage Relative to VSS  
VCCQ Supply Voltage Relative to VSS  
VCCL Supply Voltage Relative to Vss  
2.3  
2.3  
2.3  
2.3  
100  
5
V
V
VIN, VOUT Voltage on any Pin Relative to VSS  
TSTG Storage Temperature  
II Input Leakage Current; Any input 0V VIN VCC  
VREF input 0V VIN 0.95V; (All other pins not under RAS#, CAS#, WE# S#,  
V
°C  
μA  
;
Command/Address,  
test = 0V)  
CKE, CK, CK#, DM  
IOZ  
Output Leakage Current; 0V VOUT VCCQ; DQs  
and ODT are disabled  
DQ, DQS, DQS#  
-5  
5
μA  
μA  
IVREF  
VREF Leakage Current; VREF = Valid VREF level  
-36  
36  
CAPACITANCE  
TA = 25°C, f = 1MHz, VCC = VCCQ = 1.8V  
Parameter  
Symbol  
CIN1  
Min  
9
Max  
Unit  
pF  
pF  
pF  
pF  
pF  
pF  
Input Capacitance (A0-A13, BA0-BA1, RAS#, CAS#, WE#)  
Input Capacitance (CKE0, CKE1), (ODT0, ODT1)  
Input Capacitance (CS0#, CS1#)  
11  
11  
18  
7
CIN2  
9
CIN3  
14  
6
Input Capacitance (CK0,CK0#)  
CIN4  
Input Capacitance (DQS0#-DQS8#)  
Input Capacitance (DQ0-DQ63), (CB0-CB7)  
CIN5  
9
12  
12  
COUT1  
9
November 2006  
Rev. 1  
4
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
OPERATING TEMPERATURE CONDITION  
Parameter  
Symbol  
Rating  
Units  
Notes  
Operating temperature  
TOPER  
0 to 85  
°C  
1, 2  
NOTE:  
1. Operating temperature is the case surface temperature on the center/top side of the DRAM. For the measurement  
conditions, please refer to JEDEC JESD51 .2  
2. At 0 - 85°C, operation temperature range, all DRAM specication will be supported.  
INPUT DC LOGIC LEVEL  
Parameter  
Symbol  
VIH(DC)  
VIL(DC)  
Min  
Max  
Unit  
V
Input High (Logic 1) Voltage  
Input Low (Logic 0) Voltage  
VREF + 0.125  
-0.300  
VREF + 0.300  
VREF - 0.125  
V
INPUT AC LOGIC LEVEL  
Parameter  
Symbol  
VIH(AC)  
VIL(AC)  
Min  
VREF + 0.250  
Max  
Unit  
V
AC Input High (Logic 1) Voltage  
AC Input Low (Logic 0) Voltage DDR2-400 & DDR2-533  
VREF - 0.250  
V
November 2006  
Rev. 1  
5
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
DDR2 ICC SPECIFICATIONS AND CONDITIONS  
Includes DDR2 SDRAM components only  
Parameter  
Symbol Condition  
553  
403  
Units  
Operating one  
device bank active-  
precharge current;  
tCK = tCK (ICC), tRC = tRC (ICC), tRAS = tRAS MIN (ICC); CKE is HIGH, CS# is HIGH  
ICC0 between valid commands; Address bus inputs are SWITCHING; Data bus inputs are  
SWITCHING.  
2,284  
2,284  
mA  
Operating one device  
bank active-read-  
precharge current;  
IOUT = 0mA; BL = 4, CL = CL(ICC), AL = 0; tCK = tCK (ICC), tRC = tRC (ICC), tRAS = tRAS MIN  
ICC1 (ICC), tRCD = tRCD (ICC); CKE is HIGH, S# is HIGH between valid commands; Address  
2,554  
2,554  
mA  
bus inputs are SWITCHING; Data pattern is same as ICC4W  
.
Precharge power-  
down current;  
All device banks idle; tCK = tCK (ICC); CKE is LOW; Other control and address bus  
inputs are STABLE; Data bus inputs are FLOATING.  
ICC2P  
ICC2Q  
ICC2N  
988  
988  
mA  
mA  
mA  
mA  
mA  
Precharge quiet  
standby current;  
All device banks idle; tCK = tCK (ICC); CKE is HIGH, CS# is HIGH; Other control and  
address bus inputs are STABLE; Data bus inputs are FLOATING.  
1,780  
1,960  
1,780  
1,132  
1,780  
1,960  
1,780  
1,132  
Precharge standby  
current;  
All device banks idle; tCK = tCK (ICC); CKE is HIGH, S# is HIGH; Other control and  
address bus inputs are SWITCHING; Data bus inputs are SWITCHING.  
Fast PDN Exit  
All device banks open; tCK = tCK (ICC); CKE is LOW; Other  
MR[12] = 0  
Active power-down  
current;  
ICC3P control and address bus inputs are STABLE; Data bus inputs are  
FLOATING.  
Slow PDN Exit  
MR[12] = 1  
All device banks open; tCK = tCK(ICC), tRAS = tRAS MAX (ICC), tRP = tRP(ICC); CKE is  
ICC3N HIGH, S# is HIGH between valid commands; Other control and address bus inputs are  
SWITCHING; Data bus inputs are SWITCHING.  
Active standby  
current;  
2,500  
2,824  
2,500  
2,644  
mA  
mA  
All device banks open, Continuous burst writes; BL = 4, CL = CL (ICC), AL = 0; tCK  
=
Operating burst write  
current;  
ICC4W tCK (ICC), tRAS = tRAS MAX (ICC), tRP = tRP (ICC); CKE is HIGH, S# is HIGH between valid  
commands; Address bus inputs are SWITCHING; Data bus inputs are SWITCHING.  
All device banks open, Continuous burst reads, IOUT = 0mA; BL = 4, CL = CL (ICC), AL  
Operating burst read  
current;  
= 0; tCK = tCK (ICC), tRAS = tRAS MAX (ICC), tRP = tRP (ICC); CKE is HIGH, CS# is HIGH  
between valid commands; Address bus inputs are SWITCHING; Data bus inputs are  
ICC4R  
2,914  
2,734  
mA  
SWITCHING.  
tCK = tCK (ICC); Refresh command at every tRFC (ICC) interval; CKE is HIGH, CS#  
ICC5 is HIGH between valid commands; Other control and address bus inputs are  
SWITCHING; Data bus inputs are SWITCHING.  
Burst refresh current;  
Self refresh current;  
5,740  
288  
5,740  
288  
mA  
mA  
CK and CK# at 0V; CKE 0.2V; Other control and address bus inputs are FLOATING;  
ICC6  
Data bus inputs are FLOATING.  
All device banks interleaving reads, IOUT= 0mA; BL = 4, CL = CL (ICC), AL = tRCD (ICC)-1  
x tCK (ICC); tCK = tCK (ICC), tRC = tRC(ICC), tRRD = tRRD(ICC), tRCD = tRCD(ICC); CKE is HIGH,  
CS# is HIGH between valid commands; Address bus inputs are STABLE during  
DESELECTs; Data bus inputs are SWITCHING; See ICC7 Conditions for detail.  
Operating device  
bank interleave read  
current;  
ICC7  
4,804  
4,804  
mA  
NOTE:  
I
CC specication is based on SAMSUNG components. Other DRAM manufactures speicication may be different.  
* Value calculated as on module rank in this operating condition, and all other module ranks in ICC2P (CKE LOW) mode.  
** Value calculated reects all module ranks in this operating condition.  
November 2006  
Rev. 1  
6
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
DDR2 SDRAM COMPONENT AC TIMING PARAMETERS & SPECIFICATION  
AC Characteristics  
Parameter  
534  
403  
Symbol  
tCK (4)  
tCK (3)  
tCH  
Min  
3,750  
5,000  
0.45  
Max  
8,000  
8,000  
0.55  
Min  
5,000  
5,000  
0.45  
Max  
8,000  
8,000  
0.55  
Units  
ps  
CL = 4  
CL = 3  
Clock cycle time  
ps  
CK high-level width  
tCK  
tCK  
ps  
CK low-level width  
tCL  
0.45  
0.55  
0.45  
0.55  
Half clock period  
tHP  
MIN (tCH, tCL  
)
MIN (tCH, tCL  
)
Clock jitter  
tJIT  
TBD  
TDB  
ps  
DQ output access time from CK/CK#  
Data-out high-impedance window from CK/CK#  
Data-out low-impedance window from CK/CK#  
DQ and DM input setup time relative to DQS  
DQ and DM input hold time relative to DQS  
DQ and DM input pulse width (for each input)  
Data hold skew factor  
tAC  
-500  
+500  
-600  
+600  
ps  
tHZ  
tAC MAX  
tAC MAX  
tAC MAX  
tAC MAX  
ps  
tLZ  
tAC MIN  
100  
tAC MIN  
150  
ps  
tDS  
tDH  
225  
275  
tDIPW  
tQHS  
tQH  
0.35  
0.35  
tCK  
ps  
400  
450  
DQ–DQS hold, DQS to rst DQ to go nonvalid, per access  
Data valid output window (DVW)  
DQS input high pulse width  
tHP - tQHS  
tQH - tDQSQ  
0.35  
tHP - tQHS  
tQH - tDQSQ  
0.35  
ns  
tDVW  
tDQSH  
tDQSL  
tDQSCK  
tDSS  
tDSH  
tDQSQ  
tRPRE  
tRPST  
tWPRES  
tWPRE  
tWPST  
tDQSS  
tIPW  
ns  
ps  
DQS input low pulse width  
0.35  
0.35  
ns  
DQS output access time from CK/CK#  
DQS falling edge to CK rising – setup time  
DQS falling edge from CK rising – hold time  
DQS–DQ skew, DQS to last DQ valid, per group, per access  
DQS read preamble  
-450  
+450  
-500  
+500  
tCK  
tCK  
tCK  
ps  
0.2  
0.2  
0.2  
0.2  
300  
1.1  
0.6  
350  
1.1  
0.6  
0.9  
0.4  
0
0.9  
0.4  
0
tCK  
tCK  
ps  
DQS read postamble  
DQS write preamble setup time  
DQS write preamble  
0.35  
0.4  
0.35  
0.4  
tCK  
tCK  
tCK  
tCK  
tCK  
tCK  
ps  
DQS write postamble  
0.6  
0.6  
Write command to rst DQS latching transition  
Address and control input pulse width for each input  
Address and control input setup time  
Address and control input hold time  
CAS# to CAS# command delay  
NOTE:  
WL + 0.25 WL - 0.25 WL + 0.25 WL - 0.25  
0.6  
250  
375  
2
0.6  
250  
475  
2
tIS  
tIH  
tCCD  
AC specication is based on SAMSUNG components. Other DRAM manufactures specication may be different.  
November 2006  
Rev. 1  
7
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
DDR2 SDRAM COMPONENT AC TIMING PARAMETERS & SPECIFICATION  
AC Characteristics  
Parameter  
534  
403  
Symbol  
tRC  
Min  
60  
Max  
Min  
65  
Max  
Units  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
tCK  
ns  
ns  
μs  
ns  
tCK  
ps  
tCK  
ps  
tCK  
ps  
ACTIVE to ACTIVE (same bank) command  
ACTIVE bank a to ACTIVE bank command  
ACTIVE to READ or WRITE delay  
Four Bank Activate period  
tRRD  
tRCD  
tFAW  
tRAS  
7.5  
7.5  
15  
15  
37.5  
45  
35.7  
35.7  
45  
35.7  
ACTIVE to PRECHARGE command  
Internal READ to precharge command delay  
Write recovery time  
70,000  
70,000  
tRTP  
7.5  
7.5  
tWR  
15  
15  
Auto precharge write recovery + precharge time  
Internal WRITE to READ command delay  
PRECHARGE command period  
PRECHARGE ALL command period  
LOAD MODE command cycle time  
CKE low to CK,CK# uncertainty  
REFRESH to Active or Refresh to Refresh command interval  
Average periodic refresh interval  
Exit self refresh to non-READ command  
Exit self refresh to READ command tXSRD  
Exit self refresh timing reference  
ODT turn-on delay  
tDAL  
tWR + tRP  
7.5  
tWR + tRP  
10  
tWTR  
tRP  
15  
15  
tRPA  
tRP + tCK  
2
tRP + tCK  
2
tMRD  
tDELAY  
tRFC  
4.375  
127.5  
4.375  
127.5  
70,000  
7.8  
70,000  
7.8  
tREFI  
tXSNR  
tXSRD  
tISXR  
tAOND  
tAON  
tAOFD  
tAOF  
tRFC (MIN) + 10  
tRFC (MIN) + 10  
200  
tIS  
200  
tIS  
2
2
2
2
ODT turn-on  
tAC (MIN) tAC (MAX) +1000 tAC (MIN) tAC (MAX) +1000  
2.5 2.5 2.5 2.5  
tAC (MIN) tAC (MAX) + 600 tAC (MIN) tAC (MAX) + 600  
ODT turn-off delay  
ODT turn-off  
2 x tCK +  
tAC (MAX) +1000  
2 x tCK +  
tAC (MAX) +1000  
ODT turn-on (power-down mode)  
ODT turn-off (power-down mode)  
tAONPD  
tAOFPD  
tAC (MIN) + 2000  
tAC (MIN) + 2000  
ps  
ps  
2.5 x tCK +  
tAC (MAX) +1000  
2.5 x tCK +  
tAC (MAX) +1000  
tAC (MIN) + 2000  
tAC (MIN) + 2000  
ODT to power-down entry latency  
tANPD  
tAXPD  
tXARD  
tXARDS  
tXP  
3
8
3
8
tCK  
tCK  
tCK  
tCK  
tCK  
tCK  
ODT power-down exit latency  
Exit active power-down to READ command, MR[bit12=0]  
Exit active power-down to READ command, MR[bit12=1]  
Exit precharge power-down to any non-READ command.  
CKE minimum high/low time  
2
2
6-AL  
2
6-AL  
2
tCKE  
3
3
NOTE:  
AC specication is based on SAMSUNG components. Other DRAM manufactures specication may be different.  
November 2006  
Rev. 1  
8
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
Notes  
November 2006  
Rev. 1  
9
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
ORDERING INFORMATION FOR D6  
Part Number  
Speed  
CAS Latency  
tRCD  
4
tRP  
4
Height*  
WV3HG2128M72AER534D6F  
WV3HG2128M72AER403D6F  
266MHz/533Mb/s  
200MHz/400Mb/s  
4
3
30.50 (1.20")  
30.50 (1.20")  
3
3
NOTES:  
• RoHS products. (“G” = RoHS Compliant)  
• Vendor specic part numbers are used to provide memory component source control. The place holder for this is shown as a lower case "x" int he part numbers above and is to  
be replaced with respective vendor code. Consult factory for qualied sourcing options.  
(M = Micron, S = Samsung & consult factory for others)  
• Consult factory for availability of industrial temperature (-40°C to 85°C) option.  
PACKAGE DIMENSIONS FOR D6  
Front View  
133.35 (5.25)  
133.20 (5.244)  
3.00  
(0.118)  
(4x)  
30.50 (1.201)  
29.85 (1.175)  
17.80 (0.700)  
TYP.  
Detail C  
PIN 1  
5.175 (0.204)  
10.00 (0.394)  
TYP.  
(2x)  
4.00 (0.157)  
MAX  
4.843 (123.0)  
TYP.  
PIN 120  
Back View  
PIN 240  
PIN 121  
63.00 (2.48)  
TYP  
55.00 (2.165)  
TYP  
3.80 (0.150)  
5.0 (0.197) TYP.  
Detail B  
1.37 (0.054)  
1.17 (0.046)  
Detail A  
3.00  
(0.118)  
(4X)  
5.00 (0.197) TYP.  
0.85 (0.034)  
0.75 (0.030)  
0.20  
(0.008)  
2.50  
(0.098)  
4.00  
(0.157)  
(4X)  
1.00  
(0.039)  
1.69 0 (0.063)  
1.40 (0.055)  
Detail A  
Detail B  
Detail C  
* ALL DIMENSIONS ARE IN MILLIMETERS AND (INCHES)  
November 2006  
Rev. 1  
10  
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
PART NUMBERING GUIDE  
WV 3 H G 2 128M 72 A E R xxx D6 x F/G  
WEDC  
MEMORY (SDRAM)  
DDR 2  
GOLD  
RANK  
DEPTH  
BUS WIDTH  
COMPONENT WIDTH x4  
1.8V  
REGISTERED  
SPEED (MHz)  
PACKAGE 240 PIN  
COMPONENT VENDOR  
NAME  
(M = Micron)  
(S = Samsung)  
G = ROHS COMPLIANT  
November 2006  
Rev. 1  
11  
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
WV3HG2128M72AER-D6  
White Electronic Designs  
ADVANCED  
Document Title  
2GB – 2x128Mx72 DDR2 SDRAM REGISTERED, ECC, w/PLL  
Revision History  
Rev #  
Rev 0  
History  
Release Date Status  
Created  
September 2005  
Advanced  
Rev 1  
November 2006  
Advanced  
1.0 Updated AC title to indicate component AC specs only  
November 2006  
Rev. 1  
12  
White Electronic Designs Corporation • (602) 437-1520 • www.whiteedc.com  
厂商 型号 描述 页数 下载

WEDC

WV3DG64127V-D2 1GB - 2x64Mx64 , SDRAM UNBUFFERED[ 1GB - 2x64Mx64, SDRAM UNBUFFERED ] 8 页

WEDC

WV3DG64127V10D2 1GB - 2x64Mx64 , SDRAM UNBUFFERED[ 1GB - 2x64Mx64, SDRAM UNBUFFERED ] 8 页

WEDC

WV3DG64127V75D2 1GB - 2x64Mx64 , SDRAM UNBUFFERED[ 1GB - 2x64Mx64, SDRAM UNBUFFERED ] 8 页

WEDC

WV3DG64127V75D2F [ DRAM, ] 8 页

WEDC

WV3DG64127V75D2G [ 暂无描述 ] 8 页

WEDC

WV3DG64127V7D2 1GB - 2x64Mx64 , SDRAM UNBUFFERED[ 1GB - 2x64Mx64, SDRAM UNBUFFERED ] 8 页

WEDC

WV3DG64127V7D2F [ DRAM, ] 8 页

WEDC

WV3DG64127V7D2G [ 暂无描述 ] 8 页

WEDC

WV3DG72256V-AD2 2GB - 2x128Mx72 SDRAM ,注册[ 2GB - 2x128Mx72 SDRAM, REGISTERED ] 9 页

MICROSEMI

WV3DG72256V10AD2MG [ Synchronous DRAM Module, 256MX72, 5.4ns, CMOS, ROHS COMPLIANT, DIMM-168 ] 9 页

PDF索引:

A

B

C

D

E

F

G

H

I

J

K

L

M

N

O

P

Q

R

S

T

U

V

W

X

Y

Z

0

1

2

3

4

5

6

7

8

9

IC型号索引:

A

B

C

D

E

F

G

H

I

J

K

L

M

N

O

P

Q

R

S

T

U

V

W

X

Y

Z

0

1

2

3

4

5

6

7

8

9

Copyright 2024 gkzhan.com Al Rights Reserved 京ICP备06008810号-21 京

0.168532s